Наращивание (каскадирование) дешифраторов
ИМС дешифраторов имеют ограниченное число адресных входов и информационных выходов. Увеличение их возможно путем наращивания (каскадирования), которое можно осуществлять двумя способами: объединением нескольких дешифраторов в пирамидальную схему (рис. 1.3), или последовательным соединением разрешающих входов через внешние логические элементы или непосредственно друг с другом (рис. 1.3 и 1.4).
При наращивании дешифраторов разряды двоичного адресного кода разделяются на старшие (СРА) и младшие (МРА) разряды адреса (табл. 1.3). СРА с помощью дешифратора DD1 (рис. 1.3) или входов стробирования (рис. 1.4) разрешают функционирование одного из основных дешифраторов DD2…DD9 (рис. 1.3) или дешифраторов DD1… DD4 (рис. 1.4).
МРА подаются параллельно на адресные входы всех выходных дешифраторов. Однако активируется только один соответствующий выход выбранного СРА дешифратора.
Рис.1.3. Пирамидальная схема наращивания дешифратора 6→64
Рис. 1.4. Дешифратор 5→32 на базе ИМС К555 ИД7 (на вход Е1
схемы ДД1 постоянно подан сигнал лог. “1”)
Например, при наличии на адресных входах двоичного кода
0110002 СРА разрешают функционирование (выбирают) ИМС DD5 (рис.1.3) и DD4 (рис. 1.4), а МРА активизируют вход 24 этих схем.
На рис. 1.3 и 1.4 показано, как увеличение числа входов разрешения расширяет возможности схем. Наличие одного входа разрешения требует дополнительной ИМС дешифратора DD1 на
рис.1.3. Наличие, например, трех входов разрешения, как у ИМС
555ИД7 (см. рис. 1.4), позволяет на трех таких ИМС без дополнительных элементов построить дешифратор 5→24, а на четырех ИМС 555ИД7 и одном инверторе – дешифратор 5→32.
На восьми ИМС 555ИД7 и двух инверторах – дешифратор
6→64 на ИМС 155ИД3, имеющих два входа разрешения с активным
= E1 = 0 ). Для построения дешифратора 5→32 требуется
две схемы 155ИД3 и один инвертор, а дешифратора 6→64 – четыре
ИМС 155ИД3 и два инвертора.
При изучении вопросов каскадирования следует обратить внимание на ИМС К555ИД4, структура которой (см. рис
1.2) позволяет использовать её в различных вариантах. Два дешифратора этой схемы можно включить различными способами и получить, например, дешифратор 3→8 со входом стробирования (рис. 1.5,а) и дешифратор 4→10 (рис. 1.5,б). Приняв за основу схему (см. рис. 1.5,а), на ИМС К55ИД4 можно построить дешифратор
4→16 по схеме, аналогичной рис.1.4, а приняв за основу пирамидальную схему (см. рис. 1.3), – дешифратор 6→64. Эта ИМС может быть использована также в качестве демультиплексора, что будет рассмотрено ниже, в разделе 3.3, данного учебного пособия.
При наращивании дешифраторов, не имеющих входов разрешения, например дешифратора 4→10 (155ИД1, 555ТИД10,
564ИД1), можно использовать для стробирования старший разряд адресных входов (A4).
Рис.1.5. Дешифраторы на базе ИМС К555 ИД4: а 3→8; б 4→10
Материал взят из книги Цифровые интегральные микросхемы (Асмолов Г.И.)
Источник
Каскадный способ соединения имс дешифраторов кр1533ид7
Микросхема К155ИД7 (74138) — высокоскоростной дешифратор — демультиплексор, преобразующий трехразрядный код АО — А2 в напряжение низкого логического уровня, появляющееся на одном из восьми выходов О — 7 . Дешифратор имеет трехвходовой логический элемент разрешения, что позволяет, соединив параллельно три микросхеы, получить дешифратор с 24 выходами. Дешифратор с 32 выходами состоит из четырех микросхем К155ИД7 (74138) и одного дополнительного инвертора.
В таблице показано, что дешифрация происходит, когда на входах Е1 и Е2 напряжение низкого уровня, а на входе Е3 высокого. При других сочетаниях уровней на входах разрешения на всех выходах имеются напряжения высокого уровня.
Прибор можно использовать, как восьмивходовой мультиплексор. Один из входов Е принимает данные, остальные присоединяются к источнику напряжения разрешающего уровня. Дешифратор К155ИД7 (74138) потребляет ток питания 25 мА.
Вход Выход
E1 Е2 Е3 А0 А1 А2 1 2 3 4 5 6 7
Н Х Х Х Х Х В В В В В В В В
Х В Х Х Х Х В В В В В В В В
Х Х Н Х Х Х В В В В В В В В
Н Н В Н Н Н Н В В В В В В В
Н Н В В Н Н В Н В В В В В В
Н Н В Н В Н В В Н В В В В В
Н Н В В В Н В В В Н В В В В
Н Н В Н Н В В В В В Н В В В
Н Н В В Н В В В В В В Н В В
Н Н В Н В В В В В В В В Н В
Н Н В В В В В В В В В В В Н